99国产一区无码|成人亚洲永久国产A网|aaa级片啊小毛片网站|亚洲日韩成人性爱视频|性色av日韩无码|国产又黄又粗又猛又爽的|成人黄视频网站在线观看|人妖视频一级黄片|免费黄片哪里能看|毛片a片一级片婷久久

11.jpg 12.jpg

SALDRAGON 1

工業(yè)控制、機(jī)器視覺、能源電力、汽車電子

產(chǎn)品簡介

安路科技SALDRAGON 1(以下簡稱 DR1)系列器件延續(xù)安路FPSoC家族,組合了硬核處理器系統(tǒng)和FPGA,通過高帶寬總線進(jìn)行二者的互聯(lián)。多核 ARM/RISC-V 處理器系統(tǒng)與安路FPGA可編程邏輯相結(jié)合于一顆芯片中,提供了應(yīng)用類ARM/RISC-V處理器的性能 與生態(tài)系統(tǒng),并且具備安路FPGA的靈活性、低功耗、可擴(kuò)展 SoC平臺。ARM/RISC-V CPU是處理器系統(tǒng)的核心,同時(shí)系統(tǒng)還包含on-chip RAM,內(nèi)存接口和豐富的外設(shè)互聯(lián)接口,定位復(fù)雜嵌入式系統(tǒng)、低功耗和高性能芯片市場。

產(chǎn)品選型表

顯示6種產(chǎn)品
Device Processor Core Processor Extensions Maximum Frequency(MHz) Cache/TCM On-Chip RAM SDRAM Peripherals Peripherals w/built-in DMA PS-PL Interface Ports DMA Channels JPU NPU TIMER PS IO2 External Static Memory Support LUTs DFFs DistributeRAM eRAM-20K eRAM-Total DSP PLL TS ADC MIPI DPHY-RX MAX user IO
DR1M90MEG484 雙核 ARM 處理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定時(shí)器, 系統(tǒng)級 Triple-timer 計(jì)數(shù)器, 看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 2 195
DR1M90GEG484 雙核 ARM 處理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定時(shí)器, 系統(tǒng)級 Triple-timer 計(jì)數(shù)器, 看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 201
DR1V90MEG484 單核 RISC-V 處理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定時(shí)器,系統(tǒng)級 Triple-timer 計(jì)數(shù)器,看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 2 195
DR1V90GEG484 單核 RISC-V 處理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定時(shí)器,系統(tǒng)級 Triple-timer 計(jì)數(shù)器,看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 201
DR1V90GEG400 單核 RISC-V 處理器 P/F/D Instruction Extension 800 L1:32 KB Instruction,32 KB data per processor
ITCM:256KB
DTCM1:256KB
256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),32-bit AHB,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM RISC-V 定時(shí)器,系統(tǒng)級 Triple-timer 計(jì)數(shù)器,看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 126
DR1M90GEG400 雙核 ARM 處理器 NEON & Single / Double Precision Floating Point for each processor 1000 L1:32 KB Instruction,32 KB data per processor ; L2:512 KB 256KB 16/32-bit DDR3/DDR3L/DDR4 UART,CAN 2.0B/FD,I2C,SPI,GPIO USB 2.0Tri-mode Gigabit Ethernet,SD4.2/SDIO/eMMC5.1 控制器 AXI 32-bit Master,AXI 32-bit Slave,AXI 64-bit/32-bit Memory(HP),AXI 64-bit ACP,16 Interrupts 8(4 dedicated to Programmable Logic) JPEG baseline encoder/decoder 512x MAC,0.4TOPs,256KB SRAM ARM 通用定時(shí)器, 系統(tǒng)級 Triple-timer 計(jì)數(shù)器, 看門狗定時(shí)器 54 Quad-SPI,NAND 94464 104960 1340 280 5600 240 8 2 1 - 126
  • 產(chǎn)品特色
  • 應(yīng)用場景
  • 資料下載

產(chǎn)品特色

  • 軟、硬件可編程 FPSoC平臺

    雙核ARM Cortex-A35 64位處理器 單核RISC-V 64位處理器

  • 高性能大容量可配置邏輯模塊

    等效邏輯單元:95K (LUT4 邏輯資源 )

  • 支持DDR3和DDR4存儲接口

    最大支持1333Mbps,位寬 x32

  • SEU檢錯(cuò)和糾錯(cuò)

    支持單bit檢錯(cuò)和糾錯(cuò)、支持雙bit檢錯(cuò)

  • 集成MIPI D-PHY

    支持高帶寬視頻輸入

點(diǎn)擊反饋您的需求,助力我們打造更優(yōu)質(zhì)的FPGA產(chǎn)品!

訂閱信息

訂閱

地區(qū)

我已仔細(xì)閱讀并同意隱私聲明

對不起,您尚未登錄!

我們提供了EF2\EF3\EG4等系列器件的FamilyOverview文檔,可免注冊登錄下載。

對不起,您的會員等級不足!

如需開通權(quán)限,請先登錄會員完善個(gè)人信息,再將具體需求及注冊手機(jī)號發(fā)送到如下郵箱,客服人員會盡快處理。

對不起,您的權(quán)限不足!

請先登錄會員補(bǔ)充個(gè)人信息,如需開通權(quán)限請將具體需求及注冊手機(jī)號發(fā)送到如下郵箱,客服人員會盡快處理。

我們提供了TD4.6.4,TD4.6.5,TD4.6.6用作EF2\EF3\EG4系列芯片方案開發(fā),可直接下載;

聯(lián)系郵箱web@anlogic.com

如有疑問,可電聯(lián):0755-23907781